# Cómo introducir tu propio modelo de PCB en a propic Vivado

Entrada: https://soceame.wordpress.com/2025/01/02/como-introducir-tu-propio-modelo-de-pcb-envivado/

Blog: <a href="https://soceame.wordpress.com/">https://soceame.wordpress.com/</a>

GitHub: https://github.com/DRubioG

Fecha última modificación: 24/02/2025

En esta entrada voy a explicar cómo puedes generar los ficheros necesarios para preconfigurar Vivado con tu propio modelo de PCB. La configuración es tremendamente extensa, por ello se va a hacer una descripción básica que te permita entender cómo lo puedes hacer con un pequeño ejemplo en GitHub para que lo puedas utilizar como referencia.

El crear tu propia PCB en Vivado facilita la vida a la hora de configurar los bloques, porque por ejemplo no habría que saberse los nombres de los chips o si trabajas con una Zynq no tendrías que generar un XDC para muchos pines, como podría ser el pin de reloj.

Aunque es bastante complejo para PCBs avanzadas y se basa en prueba y error, hasta que consigues que funcione, por eso el uso de un ejemplo completo como el que doy al final, para que puedas ir tocando.

### Introducción

Principalmente para introducir tu propio modelo de PCB necesitas principalmente 4 ficheros.

- **board.xml**: este fichero contiene la información básica de la PCB, como el nombre, quién es el fabricante, bloques IP básicos, etc
- **part0\_pins.xml**: en este fichero se pueden dejar configurados los pines de I/O de los bloques IP definidos en el punto anterior.
- preset.xml: este fichero es el fichero de preconfiguración de los bloques IP.
- <imagen>.jpg: esta es la imagen que se mostrará a la hora de seleccionar la placa.

**NOTA**: los ficheros *part0\_pins.xml* y *preset.xml* tienen que se previamente definidos en el fichero *board.xml*.

**NOTA 2**: es importante que todo esté definido, no vale dejar a medias la descripción de la PCB porque si no Vivado no la reconocerá.

Para que nos entendamos pongo un pequeño ejemplo, imaginemos que configuramos un bloque IP con la UART, bien, en el fichero *board.xml* definiré que tengo un bloque IP con una UART de dos pines (con índices 2 y 3, esto se explicará más adelante). En el fichero *part0\_pins.xml* se definen los pines G21 y G22 como los pines de la UART. Y en el fichero *preset.xml* se define la configuración de 115200 baudios del bloque IP.

### board.xml

Este es el fichero principal para las placas de Vivado. Este fichero tiene que contener toda la información sobre las placas o sobre los ficheros que contienen la información sobre las placas.

Este fichero se tiene que estructurar de la siguiente manera.

1. Primero viene la versión del fichero de configuración [**schema\_version**] (versión 2.0, en Vivado queda reflejado el número de versión de más adelante), después el creador de la placa [**vendor**] (SoCeame, este nombre Vivado lo pone en minúscula), después el nombre de la placa [**name**] (este

nombre no aparece en ningún sitio), después el nombre que aparecerá en Vivado [display\_name], luego la URL de la placa [url] (este campo es opcional, si la placa no está en internet mejor no ponerlo. También es importante, este enlace se ejecuta al darle al nombre de la placa, lo cuál puede ser un coñazo que se abra el navegador al darle al nombre cada vez que crees un proyecto) y por último el fichero de configuración previa (en caso de que lo haya) [preset\_file] (este fichero se tiene que llamar siempre igual, preset.xml).

1.

```
<?xml version="1.0" encoding="UTF-8" standalone="no"?>
<board schema_version="2.0" vendor="SoCeame" name="Zynq-7000" display_name="Zynq7000" url="githu")</pre>
```

2. El siguiente punto es la imagen, en este campo se definir al imagen de tu placa, también hay que darle un nombre y una descripción. El punto de *file\_version* que será la versión que mostrará Vivado.

- 3. El siguiente paso que vienen es la definición de interfaces y definiciones. Todo esto tiene que estar dentro de una etiqueta component.
  - El component tiene que comenzar por una etiqueta component donde figure principalmente el fichero *part0\_pins* para los pines de la interfaz y el nombre del chip que se va a utilizar (xc7z010clg400-1).
  - Después vienen las interfaces específicas. Para explicarlo mejor se va a utilizar como ejemplo un bloque AXI GPIO con 8 leds.
    - Para definir los leds, primer definimos el tipo de interfaz que se va a utilizar (master) después el nombre de la interfaz (leds\_8bits, este nombre es el que figurará en el puerto del bloque GPIO), después se crea la interfaz para un bloque AXI GPIO, luego el of\_component que se puede dejar con el mismo que el nombre, y por último el nombre que va a tener el preset que configura el bloque IP al introducirlo.
    - En la etiqueta *preferred\_ip* se configura el nombre que va a tener el bloque IP que se meta.
    - Luego se define el *port\_map* donde se le pone nombre a la interfaz y se define el tipo. También se define el tipo de pines y el tamaño de la interfaz (de izquierda a derecha).

• Lo siguiente es definir el *pin\_map* donde se le pone un indice, relativo a la interfaz, y un nombre a la interfaz.

```
Component Name*part() display_name*Zynq7000* type*Tpgn* part_name*sc7000clg00-1* pin_map.file*part0.pins.cal* vendor*SoC-eam* spec_urla*githdo.com/Onkd000*>

**description=FPGA part on the board:/description>
**cinterface mode*master* name*leds_Bbis* type*xilins.com/interface;

**port face mode*master* name*leds_Bbis* type*xilins.com/interface;

**pin_map port_index** component_pin*leds_Bbis.tri.g.*/>

**pin_map port_index** component_pin*so.bbis.tri.g.*/>

**pin_map port_in
```

• Lo siguiente que se define son las definiciones que aparecerán en el campo *Board Component Properties*.



Modelo completo:

```
cpin_maps>

cpin_map port_index="0" component_pin="leds_sbits_tri_0_0"

cpin_map port_index="2" component_pin="leds_sbits_tri_0_2"/

cpin_map port_index="2" component_pin="leds_sbits_tri_0_2"/

cpin_map port_index="3" component_pin="leds_sbits_tri_0_3"/

cpin_map port_index="3" component_pin="leds_sbits_tri_0_3"/

cpin_map port_index="6" component_pin="leds_sbits_tri_0_5"/

cpin_map port_index="6" component_pin="leds_sbits_tri_0_6"/

cpin_map port_index="7" component_pin="leds_sbits_tri_0_6"/

cpin_map port_index="7" component_pin="leds_sbits_tri_0_7"/

cpin_maps>

c/port_maps>

c/interface>
                interface mode="master" name="btns_3bits" type="xilinx.com:interface:gpio_rtl:1.0" of_component="btns_3bits" preset_proc="btns_3bits_preset".
                   <pin_map port_index="0" component_pin="btns_3bits_tri_i0"
<pin_map port_index="1" component_pin="btns_3bits_tri_i1"
<pin_map port_index="2" component_pin="btns_3bits_tri_i2"</p>
omponent name="sys_clock" display_name="System clock" type="chip" sub_type="system_clock" major_group="Clock Sources":
<description>System Clock, 50 MHz</description>
 mponent name="btns_3bits" display_name="Push buttons" type="chip" sub_type="push_button" major_group="General Purpose Input or Output">
description>Push Buttons, , Active High</description>
 omponent name="sws_Sbits" display_name="Push buttons" type="chip" sub_type="switch" major_group="General Purpose Input or Output":
cdescription>Switches, , Active High</description>
```

4. El siguiente paso es la definición del JTAG, que no haría falta tocarla.

5. La última parte va referenciada a los pines del fichero part0\_pins.xml. En esta parte se ordenan los interfaces en un orden absoluto de todas las interfaces. Esto se entenderá mejor en la definición de part0\_pins.xml.

• Por ejemplo, los leds van definidos de la posición 3 a la posición 10.

Ejemplo: <a href="https://github.com/DRubioG/Ejemplo">https://github.com/DRubioG/Ejemplo</a> fichero PCB Vivado/blob/main/Zynq-7000/board.xml

Toda la configuración anterior dejaría una placa de la siguiente manera.

| Display Name | Preview                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | Vendor  | File Version | Part            | I/O Pin Count | Board Rev | Available IC |
|--------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------|--------------|-----------------|---------------|-----------|--------------|
| Zynq7000     | The C. Control of the | soceame | 1.0          | xc7z010clg400-1 | 400           | d         | 100          |

# part0\_pins.xml

Este fichero define los pines de entrada y salida de la interfaz creada en el *board.xml*, con la tensión del pin.

En este fichero lo primero que se tiene que definir es el *part\_info*, que es el nombre del chip al que se le van a asignar los pines.

Después se tiene que crear las etiquetas *pins*, estás etiquetas están referencias por un índice, es es el índice que se ha definido en el *board.xml*, después va el nombre de la interfaz seguido del número del pin en el bloque IP, después la tensión del pin y por último, el pin al que se asigna en la FPGA/SoC.

• Por ejemplo los leds que iban en posición absoluta del 3 al 10, aquí quedan definidos.

```
?xml version="1.0" encoding="UTF-8" standalone="no"?>
<part_info part_name="xc7z010clg400-1">
   <pin index="0" name ="btns_3bits_tri_i_0" iostandard="LVCMOS33" loc="K16"/>
   <pin index="1" name ="btns_3bits_tri_i_1" iostandard="LVCMOS33" loc="J16"/>
   <pin index="2" name ="btns_3bits_tri_i_2" iostandard="LVCMOS33" loc="J15"/>
   <pin index="3" name ="leds 8bits tri o 0" iostandard="LVCMOS33" loc="H20"/>
   <pin index="4" name ="leds_8bits_tri_o_1" iostandard="LVCMOS33" loc="G19"/>
   <pin index="5" name ="leds_8bits_tri_o_2" iostandard="LVCMOS33" loc="G20"/>
   <pin index="6" name ="leds_8bits_tri_o_3" iostandard="LVCMOS33" loc="H15"/>
   <pin index="7" name ="leds_8bits_tri_o_4" iostandard="LVCMOS33" loc="G15"/>
   <pin index="8" name ="leds_8bits_tri_o_5" iostandard="LVCMOS33" loc="K14"/>
   <pin index="9" name ="leds 8bits tri o 6" iostandard="LVCMOS33" loc="J14"/>
   <pin index="10" name ="leds_8bits_tri_o_7" iostandard="LVCMOS33" loc="N15"/>
   <pin index="11" name ="sws_5bits_tri_i_0" iostandard="LVCMOS33" loc="N16"/>
   <pin index="12" name ="sws_5bits_tri_i_1" iostandard="LVCMOS33" loc="L14"/>
   <pin index="13" name ="sws_5bits_tri_i_2" iostandard="LVCMOS33" loc="L15"/>
   <pin index="14" name ="sws 5bits tri i 3" iostandard="LVCMOS33" loc="M14"/>
   <pin index="15" name ="sws_5bits_tri_i_4" iostandard="LVCMOS33" loc="M15"/>
   <pin index="16" name ="sys clk" iostandard="LVCMOS33" loc="H16"/>
   </pins>
/pins>
/part_info>
```

Ejemplo: <a href="https://github.com/DRubioG/Ejemplo">https://github.com/DRubioG/Ejemplo</a> fichero PCB Vivado/blob/main/Zynq-7000/part0 pins.xml

### preset.xml

Este es el último fichero que se necesita para configurar la PCB, también es el más complejo porque hay que saber que parámetros hay que tocar. Por ello se recomienda guiarse por los otros ficheros de PCBs que incluye Vivado para saber sobre que parámetros hay que configurar.

**NOTA**: este fichero también incluye la opción de lanzar TCLs que contengan la información de la configuración del bloque IP.

Por ejemplo para configurar el reloj de 125MHz se tiene que hacer de la siguiente forma.

**NOTA**: Los bloques de la Zynq, se llaman *processing\_system* y son extremadamente complejos de configurar de primeras por eso se recomienda buscar ayuda en los ficheros que incluye Vivado.

Ejemplo: <a href="https://github.com/DRubioG/Ejemplo">https://github.com/DRubioG/Ejemplo</a> fichero PCB Vivado/blob/main/Zynq-7000/preset.xml

### **Imagen**

La imagen puede ser un JPG o un PNG, sin importar el tamaño. Aunque Vivado reescalará la imagen, entonces, se recomienda que mantenga unas dimensiones próximas a un rectángulo.

### **Pasos finales**

Una vez tengamos los ficheros creados, solo necesitamos seguir una estructura de ficheros como la siguiente:

```
- <nombre_placa> (todo junto)
|-<versión de la placa> (algo como 1.0)
||-board.xml
||-preset.xml
||-part0_pins.xml
||-<imagen>
```

**NOTA**: a veces también se puede encontrar que la carpeta de versión está dentro de otra carpeta, eso es más para placa comerciales, aunque con el formato que se ha explicado anteriormente también es válido y más simple.

Ahora esta carpeta que has creado la tienes que llevar al directorio donde están las placas de Vivado. En esta entrada tienes la ruta donde se guardaría en Linux.

https://soceame.wordpress.com/2024/06/10/como-introducir-los-ficheros-de-nuevas-placas-en-vivado-para-linux/

En Windows: <\textit{Vivado}\textit{\textit{Vivado\_version}\data\boards\board\_files}

Ahora cuando abras Vivado podrás acceder a la nueva configuración de la placa que has creado.



Además si creas un *Block Design* aparecerá un apartado llamado *Board* que incluirá los bloques que has preconfigurado.



Y al incluir los bloques aparecerá ya con la interfaz predefinida en el *board.xml*, lo que hará que no sea necesario incluir estos pines en el XDC porque estos pines ya han sido predefinidos en el *part0\_pins.xm*l.



Si la placa que has diseñado es comercial, puedes subir estos ficheros a este repositorio de Xilinx en GitHub para que se incluya directamente en cualquier versión de Vivado: <a href="https://github.com/Xilinx/XilinxBoardStore">https://github.com/Xilinx/XilinxBoardStore</a>

## **Ejemplo**

En este repositorio hay dos ejemplos, el del blog y el de la Pynq-Z1 que puede llegar a ser de mucha ayuda para ficheros de PCBs semicomplejos.

https://github.com/DRubioG/Ejemplo fichero PCB Vivado